

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、縱觀移動(dòng)通信技術(shù)的發(fā)展歷史,各個(gè)移動(dòng)通信時(shí)代的主流技術(shù)所使用的雙工模式大多為FDD模式。如今4G時(shí)代即將到來(lái),從目前的全球形勢(shì)來(lái)看,F(xiàn)DD技術(shù)相較于TDD技術(shù)依然更具有競(jìng)爭(zhēng)力。
本文研究了以FDD技術(shù)作為傳輸模式的無(wú)線通信數(shù)據(jù)傳輸系統(tǒng)。本系統(tǒng)設(shè)計(jì)采用DSP+FPGA的基礎(chǔ)框架,選用TI公司的ADC芯片ADS62P49,DAC芯片DAC3283,DSP芯片 TMS320C6424以及 Xilinx公司的 V5系列 FPGA芯片X
2、C5VSX50T為核心處理芯片,構(gòu)建了一個(gè)基于FDD模式的基帶硬件系統(tǒng)平臺(tái)。系統(tǒng)采用網(wǎng)卡接口與外部主機(jī)相連,實(shí)現(xiàn)了IP業(yè)務(wù)的傳送。
本文首先介紹了本課題的研究背景、研究意義以及國(guó)內(nèi)發(fā)展現(xiàn)狀和發(fā)展趨勢(shì),之后通過(guò)對(duì)兩種主要基帶數(shù)字處理硬件平臺(tái)架構(gòu)的優(yōu)缺點(diǎn)進(jìn)行了分析,設(shè)計(jì)了一種基于DSP+FPGA的系統(tǒng)框架并給出了主芯片DSP和FPGA的功能劃分。接著,根據(jù)系統(tǒng)的實(shí)際情況對(duì)主要芯片進(jìn)行了選型,給出了整體的系統(tǒng)硬件平臺(tái)方案。然后,本文
3、將硬件平臺(tái)分為ADC模塊、DAC模塊、FPGA模塊、DSP模塊以及電源模塊五個(gè)主要部分,詳細(xì)的介紹了各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn),給出了具體的電路設(shè)計(jì)方案。接著本文詳細(xì)分析了高速PCB設(shè)計(jì)中的信號(hào)完整性問(wèn)題并做了相應(yīng)的仿真,運(yùn)用現(xiàn)代高速 PCB設(shè)計(jì)技術(shù)對(duì)整個(gè)系統(tǒng)進(jìn)行了關(guān)鍵信號(hào)的仿真分析和PCB設(shè)計(jì),提高了整個(gè)硬件平臺(tái)的可靠性和穩(wěn)定性,論文的最后完成了硬件系統(tǒng)的調(diào)試,給出了調(diào)試結(jié)果。
本論文的研究?jī)?nèi)容為FDD模式下的基帶系統(tǒng)硬件平臺(tái)的實(shí)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- TDD模式下基帶信號(hào)處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于軟件無(wú)線電的射頻高效功放基帶信號(hào)處理平臺(tái)硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 衛(wèi)星導(dǎo)航用戶機(jī)基帶信號(hào)處理硬件平臺(tái)技術(shù)設(shè)計(jì)與研究.pdf
- 基于DQPSK基帶信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于軟件無(wú)線電的基帶信號(hào)處理平臺(tái)的研究與實(shí)現(xiàn).pdf
- OFDM基帶信號(hào)處理器實(shí)驗(yàn)平臺(tái)設(shè)計(jì).pdf
- 基于Windows CE的導(dǎo)航基帶信號(hào)處理平臺(tái)的研究.pdf
- 基于ARM的AIS基帶信號(hào)處理與研究.pdf
- OFDM基帶信號(hào)處理系統(tǒng)的FPGA實(shí)現(xiàn).pdf
- AES基帶信號(hào)移動(dòng)監(jiān)測(cè)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 35893.基于fpga的gps基帶信號(hào)處理的研究與實(shí)現(xiàn)
- 基于FPGA的基帶信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- GPS接收機(jī)基帶信號(hào)處理與FPGA實(shí)現(xiàn).pdf
- GPS衛(wèi)星信號(hào)模擬器的數(shù)字基帶信號(hào)處理實(shí)現(xiàn).pdf
- 基于fpga數(shù)字基帶信號(hào)設(shè)計(jì)
- OFDM基帶信號(hào)處理技術(shù)的研究.pdf
- GPS基帶信號(hào)處理算法及FPGA實(shí)現(xiàn).pdf
- 基于GPU的通信基帶信號(hào)處理并行算法設(shè)計(jì).pdf
- 任意基帶信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的UHF多協(xié)議RFID基帶信號(hào)處理.pdf
評(píng)論
0/150
提交評(píng)論