多路DSL信號傳輸硬件平臺設計與驗證.pdf_第1頁
已閱讀1頁,還剩105頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、接入網作為通信網絡時代的產物,從誕生到發(fā)展已經有二十多個年頭了。在這短短的二十余載中,接入網技術推陳出新,從早些的銅線接入技術到近年的混合光纖同軸電纜網,甚至是光纖直接入戶。
  這些技術的革新,是寬帶業(yè)務需求飛速增長所使然,同時也需要足夠的建設資金支持。面對全光纖的改造成本,很多國家和地區(qū)是無法承受的。而且,在很多老舊建筑占多數的地區(qū),銅線接入目前還是可以滿足用戶對寬帶接入的要求。只是需要升級靠近用戶端的中心設備,加強其覆蓋終端

2、用戶設備的能力。
  面對以上問題,本論文在現有的光纖銅線混合使用方案的基礎上,對硬件設備進行改進和優(yōu)化,并對硬件處理平臺進行了驗證。
  首先,給出了多路DSL信號復用傳輸接入改進方案。將原先比較靠近用戶側的局端設備拉遠至中心機房,大大加強中心機房的數據處理能力和服務用戶數量??拷脩魝仍黾舆h端設備,只保留信號匯聚和分離功能。遠端設備和近端設備之間通過光纖連接。
  然后,根據數字硬件平臺的總體需求,從信號處理模塊、

3、數據采集和重建模塊、電源模塊、本地時鐘模塊分別提出了各自的性能需求并分析。根據各模塊的詳細需求設計了一套支持48用戶通道,并且單用戶通道帶寬達17.664MHz的射頻直采DSL接入網數字信號處理平臺。
  最后按照項目測試要求,在實驗室環(huán)境下進行了充分地測試。依托實驗室先進的硬件測試平臺和成熟的軟件測試技術,分別對FPGA核心供電電壓、時鐘源OCXO的時鐘性能、PLL輸出時鐘頻點及性能、ADC和DAC關鍵指標逐一進行了測試。針對各

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論